1、全文共分三部分:分組碼的編碼、分組碼的譯碼以及卷積碼。
2、文中研究幾種利用軟信息進行譯碼的方法,提出新的利用軟信息的方法.
3、利用多級離子注入技術,一種新型的CMOS四值譯碼器與編碼器被設計。
4、該方法實現譯碼器的標準單元化設計,并且有效提高譯碼的速度,簡化硬件設計。
5、它接受用Base64編碼的密碼字節數組,并對它譯碼和解密以返回明文數據字符串。
5、造句網是一部在線造句詞典,其宗旨是更快地造出更優質的句子.
6、采用譯碼器構成單總線控制,設計了智能電壓源組成氣體放電管直流擊穿電壓自動測試系統。
7、XML是標準語言,很容易為它編寫編碼器和譯碼器。
8、幾乎所有的視頻編譯碼器都采用有損壓縮,最小化與視頻相關的數據量。
9、本文全面地給出求解非系統卷積碼譯碼恢復的一些基本算法。
10、小系統使用局部譯碼或線選擇碼來選擇存貯器。
11、該維特比譯碼器具有通用性和高速性,它支持可變碼率、可變幀長的譯碼。
12、我們采用級聯一個外碼同時應用迭代軟譯碼算法,以期進一步提高差分空時編碼系統的糾錯性能。
13、采用部分譯碼方式的桶式移位器,以其諸多優點,在芯片中得到廣泛應用.
14、該文提出了一種級聯的卷積碼混合譯碼算法。
15、你不需要知道編碼器和譯碼器在哪里,你不需要搞清楚細節,這些PackageKit會幫你做好。
16、在相同條件下,最大后驗概率譯碼算法比最大似然譯碼算法有更低誤比特率,但由于計算量和復雜度過大而不適合硬件實現。
17、在設計中采用了預充電及平衡技術,分段譯碼等技術。
18、受眾對于圖形的理解便是對圖形編碼的譯碼過程.
19、存儲陣列分塊技術以及分段譯碼技術降低了SRAM位線和字線的負載電容,從而提高了SRAM的速度。
20、該譯碼器電路盡可能多地使用可以共享的模塊,降低了電路的規模。
21、存貯器存貯功能故障,存貯器地址譯碼功能故障,動態刷新功能故障以及奇偶校驗電路的固定故障都可得到檢測。
22、針對已有AR4JA碼譯碼復雜度較高的問題,結合空間通信的特點,構造了一族新的基于原型圖的碼率兼容LDPC碼。
23、維特比譯碼算法是卷積編碼的最大似然譯碼算法.
24、提出了一類級聯的卷積碼混合譯碼算法。
25、本文介紹一種按規則序列設計的移位型計數器。此類計數器設計方便,電路簡單,譯碼電路簡單,并具有快速自啟動特性。
26、控制核心負責協調微處理器中各部件的工作,控制指令和數據依取指、譯碼、執行的順序正確流動。
27、為了降低低密度奇偶檢驗碼的誤碼平底,提出一種基于陷阱集狀態檢測的兩級置信度傳播譯碼算法。
28、本文闡述了以M序列作為內碼RS碼作為外碼的級連碼的快速譯碼技術,著重對糾錯能力很強的RS碼的譯碼進行了研究。
29、本文介紹了數字電路系統的邏輯設計過程,并且著重闡明異步計數器和譯碼器的功能,數字鐘是這方面應用的一個實例。
30、本文扼要的介紹了脈沖編碼傳輸設備的原理,其中包括有話路、定時、同步、編譯碼和幀結構。